Erkennung und Lokalisation fehlerhafter NoC-Router - 8 Angebote vergleichen
Bester Preis: € 31,41 (vom 29.11.2019)1
Erkennung und Lokalisation fehlerhafter NoC-Router
DE PB NW
ISBN: 9783639881943 bzw. 363988194X, in Deutsch, Av Akademikerverlag, Taschenbuch, neu.
Lieferung aus: Deutschland, Versandkostenfrei.
Von Händler/Antiquariat, buecher.de GmbH & Co. KG, [1].
Parallele On-Chip Kommunikation, auch als Network on Chip (NoC) bezeichnet, bietet einen praktikablen Ansatz die Leistung eines Multicore-Systems effizient ausnutzen zu können, da die Kommunikation direkt auf dem Chip stattfindet. Ein NoC wird durch dedizierte Hardware auf dem Chip realisiert und muss, genauso wie die restlichen Hardwarebausteine des Systems, auch auf mögliche Fehler beim Fertigungsprozess getestet werden. Der Grund liegt darin, dass zusätzliche Hardware auch immer eine zusätzliche Fehlerquelle darstellt. Mit den immer weiter gesteigerten Integrationsdichten können immer mehr Transistoren auf einem Chip integriert werden, dadurch, und auf Grund der einhergehenden sinkenden Fertigungsgrößen1 steigt die Wahrscheinlichkeit von defekten Transistoren auf dem Chip.2016. 108 S. 220 mmVersandfertig in 3-5 Tagen, Softcover, Neuware.
Von Händler/Antiquariat, buecher.de GmbH & Co. KG, [1].
Parallele On-Chip Kommunikation, auch als Network on Chip (NoC) bezeichnet, bietet einen praktikablen Ansatz die Leistung eines Multicore-Systems effizient ausnutzen zu können, da die Kommunikation direkt auf dem Chip stattfindet. Ein NoC wird durch dedizierte Hardware auf dem Chip realisiert und muss, genauso wie die restlichen Hardwarebausteine des Systems, auch auf mögliche Fehler beim Fertigungsprozess getestet werden. Der Grund liegt darin, dass zusätzliche Hardware auch immer eine zusätzliche Fehlerquelle darstellt. Mit den immer weiter gesteigerten Integrationsdichten können immer mehr Transistoren auf einem Chip integriert werden, dadurch, und auf Grund der einhergehenden sinkenden Fertigungsgrößen1 steigt die Wahrscheinlichkeit von defekten Transistoren auf dem Chip.2016. 108 S. 220 mmVersandfertig in 3-5 Tagen, Softcover, Neuware.
2
Erkennung und Lokalisation fehlerhafter NoC-Router - Ein skalierender Ansatz
DE PB NW
ISBN: 9783639881943 bzw. 363988194X, in Deutsch, AV Akademikerverlag, Taschenbuch, neu.
Lieferung aus: Deutschland, Versandkostenfrei.
Erkennung und Lokalisation fehlerhafter NoC-Router: Parallele On-Chip Kommunikation, auch als Network on Chip (NoC) bezeichnet, bietet einen praktikablen Ansatz die Leistung eines Multicore-Systems effizient ausnutzen zu können, da die Kommunikation direkt auf dem Chip stattfindet. Ein NoC wird durch dedizierte Hardware auf dem Chip realisiert und muss, genauso wie die restlichen Hardwarebausteine des Systems, auch auf mögliche Fehler beim Fertigungsprozess getestet werden. Der Grund liegt darin, dass zusätzliche Hardware auch immer eine zusätzliche Fehlerquelle darstellt. Mit den immer weiter gesteigerten Integrationsdichten können immer mehr Transistoren auf einem Chip integriert werden, dadurch, und auf Grund der einhergehenden sinkenden Fertigungsgrößen1 steigt die Wahrscheinlichkeit von defekten Transistoren auf dem Chip. Taschenbuch.
Erkennung und Lokalisation fehlerhafter NoC-Router: Parallele On-Chip Kommunikation, auch als Network on Chip (NoC) bezeichnet, bietet einen praktikablen Ansatz die Leistung eines Multicore-Systems effizient ausnutzen zu können, da die Kommunikation direkt auf dem Chip stattfindet. Ein NoC wird durch dedizierte Hardware auf dem Chip realisiert und muss, genauso wie die restlichen Hardwarebausteine des Systems, auch auf mögliche Fehler beim Fertigungsprozess getestet werden. Der Grund liegt darin, dass zusätzliche Hardware auch immer eine zusätzliche Fehlerquelle darstellt. Mit den immer weiter gesteigerten Integrationsdichten können immer mehr Transistoren auf einem Chip integriert werden, dadurch, und auf Grund der einhergehenden sinkenden Fertigungsgrößen1 steigt die Wahrscheinlichkeit von defekten Transistoren auf dem Chip. Taschenbuch.
3
Erkennung und Lokalisation fehlerhafter NoC-Router
DE NW AB
ISBN: 9783639881943 bzw. 363988194X, in Deutsch, VDM Verlag Dr. Müller, Saarbrücken, Deutschland, neu, Hörbuch.
Lieferung aus: Schweiz, Lieferzeit: 2 Tage, zzgl. Versandkosten.
Parallele On-Chip Kommunikation, auch als Network on Chip (NoC) bezeichnet, bietet einen praktikablen Ansatz die Leistung eines Multicore-Systems effizient ausnutzen zu können, da die Kommunikation direkt auf dem Chip stattfindet. Ein NoC wird durch dedizierte Hardware auf dem Chip realisiert und muss, genauso wie die restlichen Hardwarebausteine des Systems, auch auf mögliche Fehler beim Fertigungsprozess getestet werden. Der Grund liegt darin, dass zusätzliche Hardware auch immer eine zusätzliche Fehlerquelle darstellt. Mit den immer weiter gesteigerten Integrationsdichten können immer mehr Transistoren auf einem Chip integriert werden, dadurch, und auf Grund der einhergehenden sinkenden Fertigungsgrößen1 steigt die Wahrscheinlichkeit von defekten Transistoren auf dem Chip.
Parallele On-Chip Kommunikation, auch als Network on Chip (NoC) bezeichnet, bietet einen praktikablen Ansatz die Leistung eines Multicore-Systems effizient ausnutzen zu können, da die Kommunikation direkt auf dem Chip stattfindet. Ein NoC wird durch dedizierte Hardware auf dem Chip realisiert und muss, genauso wie die restlichen Hardwarebausteine des Systems, auch auf mögliche Fehler beim Fertigungsprozess getestet werden. Der Grund liegt darin, dass zusätzliche Hardware auch immer eine zusätzliche Fehlerquelle darstellt. Mit den immer weiter gesteigerten Integrationsdichten können immer mehr Transistoren auf einem Chip integriert werden, dadurch, und auf Grund der einhergehenden sinkenden Fertigungsgrößen1 steigt die Wahrscheinlichkeit von defekten Transistoren auf dem Chip.
4
Erkennung und Lokalisation fehlerhafter NoC-Router
~DE PB NW
ISBN: 363988194X bzw. 9783639881943, vermutlich in Deutsch, AV Akademikerverlag, Taschenbuch, neu.
Erkennung und Lokalisation fehlerhafter NoC-Router ab 39.9 € als Taschenbuch: Ein skalierender Ansatz. Aus dem Bereich: Bücher, Ratgeber, Computer & Internet,.
7
Symbolbild
Erkennung und Lokalisation fehlerhafter NoC-Router: Ein skalierender Ansatz (2016)
DE PB NW
ISBN: 9783639881943 bzw. 363988194X, in Deutsch, 108 Seiten, Av Akademikerverlag, Taschenbuch, neu.
Lieferung aus: Deutschland, Der Artikel ist bald verfügbar. Sichern Sie sich jetzt Ihr Exemplar!
Von Händler/Antiquariat, Amazon.de.
Die Beschreibung dieses Angebotes ist von geringer Qualität oder in einer Fremdsprache. Trotzdem anzeigen
Von Händler/Antiquariat, Amazon.de.
Die Beschreibung dieses Angebotes ist von geringer Qualität oder in einer Fremdsprache. Trotzdem anzeigen
Lade…